ToDo:
Intelが電圧制御にまつわるミクロコードの実装ミスを認めたとか、 小売でのRaptor Lake系の不良交換率がAlder Lakeの4倍あるという統計がでたとか、 Rapter LakeのB0 stepの製造プロセスの欠陥で素子の劣化が早いのではという指摘があるとか、だいぶキナ臭くなってきた
製造プロセス起因の素子劣化の早さが原因だと、 電圧制御のエラッタは不具合発生を促進しているだけで、 同一製造プロセスを経たチップはどれも時限爆弾付きということに…
Core i5 nonKモデルもあかんのか?
ノートのほうはMetor Lake-Pなので、多分製造プロセスが違うとは思うが…
カテゴリー: Admin | Emacs | EPICS | Fortran | FreeBSD | GCC | hgsubversion | IPv6 | KEKB | LHC | Lisp | LLVM | MADX | Ryzen | SAD | samba | tDiary | unix | WWW | YaSAI | お仕事 | イベント | 出張 | 宴会 | 数学 | 艦これ | 買いもの | 追記 | 雑記